Москва
Резюме № 35802869
Обновлено 28 июля 2016
no-avatar

Инженер-разработчик проектов ПЛИС

Была больше месяца назад
По договорённости
62 года (родилась 22 августа 1963)
Москва
Занятость
не указано
Гражданство
не указано
Контакты
Телефон

Почта
Будут доступны после открытия
Фото, имя и контакты доступны только авторизованным пользователям

Опыт работы 38 лет и 8 месяцев

    • Апрель 2011 – работает сейчас
    • 14 лет и 8 месяцев

    Инженер-разработчик проектов ПЛИС

    АО "Цифроник", Москва

    Обязанности и достижения:

    Проект: USER to AXI_master bridge Модуль согласует протоколы обмена информацией пользовательской шины и шины AXI_master. • Разработаны RTL&Behaviral описания на языке VHDL. • Проведена поведенческая верификация в ModelSim Mentor. • Проведена поведенческая верификация в кристалле: ChipScope. Проект: USER to AXI_slave bridge Модуль согласует протоколы обмена информацией пользовательской шины и шины AXI_slave. • Разработаны RTL&Behaviral описания на языке VHDL. • Проведена поведенческая верификация в ModelSim Mentor. • Проведена поведенческая верификация в кристалле: ChipScope. Проект: USER to AXI_striam bridge Модуль согласует протоколы обмена информацией пользовательской шины и шины AXI_ stream. • Разработаны RTL&Behaviral описания на языке VHDL. • Проведена поведенческая верификация в ModelSim Mentor. • Проведена поведенческая верификация в кристалле: ChipScope. Проект: SRERDES to/from AXI_striam bridge Обеспечивает прием/передачу данных на физическом уровне с чатотой до 700Мгц (для Virtex6). Сдвигает принимаемые данные на ½ периода сопровождающей частоты, осуществляет десериализацию/сериализацию данных в масштабе 1 к 4, упорядочивает данные в потоке, вырабатывает сопровождающую частоту и выполняет преобразование полученных данных в сигналы шины AXI_stream и обратно. • Разработаны RTL&Behaviral описания на языке VHDL. • Проведена поведенческая верификация в ModelSim Mentor. • Проведена поведенческая верификация в кристалле: ChipScope. Проект: CPLD Вспомогательный модуль. Содержит в себе контроллер управления питанием ячейки и I2C контроллер. • Разработаны RTL описания на языке VHDL. • Проведена поведенческая верификация в ModelSim Mentor. Проект: SPI контроллер Модуль согласует протоколы обмена информацией пользовательской шины и шины SPI. • Разработаны RTL&Behaviral описания на языке VHDL. • Проведена поведенческая верификация в ModelSim Mentor. • Проведена поведенческая верификация в кристалле: ChipScope. • Разработка наборов тестов для функциональной верификации проектов
    • Февраль 1991 – апрель 2011
    • 20 лет и 3 месяца

    Инженер

    ОАО "Лантан", Москва

    Обязанности и достижения:

    Разработка, наладка модулей передачи и обработки данных в режиме реального времени.(Схема электрическая принципиальная (PCAD), настройка опытного образца, проект ПЛИС. Шины: ISA, EISA, VME, PCI)
    • Апрель 1987 – февраль 1991
    • 3 года и 11 месяцев

    Инженер

    ВНИИРТ, Москва

    Обязанности и достижения:

    Доработка контроллера для передачи данных в режиме реального времени от внешнего устройства в ЭВМ СМ4.(схема электрическая принципиальная, программный ввод/вывод, прерывания, ДМА)

Обо мне

Дополнительные сведения:

• Владение HDL: VHDL • Владение Xilinx ISE Design Suite: XST, PAR, СhipScope, XPS • RTL&Behaviral описания цифровых систем • Оптимизация HDL кода с учетом архитектуры ПЛИС: Xilinx (Virtex2, Virtex4, Virtex5, Virtex6, Spartan6) • Оптимизация временных параметров проектов: UCF, PlanAhead • Верификация поведенческой модели проектов: ModelSim (Menotr Graphics) • Разработка SoC модулей с интерфейсом AMBA (AXI) • Опыт работы с PCI, PCIe, SPI, I2C, UART, SerDes

Иностранные языки

  • Английский язык — технический
Фото, имя и контакты доступны только авторизованным пользователям
Работа в МосквеРезюмеIT, Интернет, связь, телекомИнжинирингИнженер проекта